Nummer INF3311 |
Titel Chip-Design |
Art der Vorlesung Wahlpflicht |
---|---|---|
ECTS | 6 | |
Arbeitsaufwand - Kontaktzeit - Selbststudium |
Arbeitsaufwand:
180 h Kontaktzeit:
60 h / 4 SWS Selbststudium:
120 h |
|
Veranstaltungsdauer | 1 Semester | |
Häufigkeit des Angebots | Im Wintersemester | |
Unterrichtssprache | Deutsch | |
Prüfungsform | Klausur |
|
Lehrform(en) | Vorlesung, Übung | |
Inhalt | In Rahmen dieses Moduls wird ein Überblick über die verwendete Halbleitertechnologie und den Layoutentwurf geliefert sowie Berechnungsverfahren für die Schaltungsdimensionierung vorgestellt. Im Vordergrund stehen Verfahren der Schaltungssimulation, das Einüben von Entwurf, Analyse und Auswahl von Grundschaltungen, die Einschätzung von Begrenzungen und Kosten, und die Abschätzung der möglichen zukünftigen Technologie-Entwicklungen. Die Vorlesung ist wie folgt gegliedert: Einführung in die Begriffswelt der integrierten Schaltungen, Schaltungssimulation, Abriss der Halbleitertechnologie und der Aufbau- und Verbindungstechnik, Grundschaltungen und Dimensionierungskriterien, Theorie des MOS-Transistors |
|
Qualifikationsziele | Die Studierenden verstehen die Konzepte der Schaltungstechnik für integrierte, digitale CMOS-Schaltungen. Dies befähigt sie dazu, integrierte Schaltungen zu verstehen und die in diesem Kontext in der industriellen Praxis häufig auftretenden Probleme, wie beispielsweise Schaltungsdimensionierung, ergebnisorientiert zu lösen. Durch die begleitenden Übungen vertiefen die Studierenden das in der Vorlesung vermittelte Wissen durch Anwendung auf konkrete Problemstellungen. Das selbstständige Arbeiten in kleinen Gruppen fördert Eigenverantwortung und Teamfähigkeit der Studierenden. |
|
Vergabe von Leistungspunkten/Benotung |
Lehrform
Status
SWS
LP
Prüfungsform
Prüfungsdauer
Benotung
Berechnung
Modulnote (%) |
|
Teilnahmevoraussetzungen | Es gibt keine besonderen Voraussetzungen. | |
Dozent/in | ||
Literatur / Sonstiges | Rabaey, Chandrakasan, Nikolic: Digital Integrated Circuits, a design perspective; 2nd ed. Pearson Education, Prentice Hall, 2003. J. Lienig: Layoutsynthese elektronischer Schaltungen; Springer, 2006. |
|
Zuletzt angeboten | - | |
Geplant für | - | |
Zugeordnete Studienbereiche | BIOINFM2510, INFM2510, INFM3310, MDZINFM2510, MEINFM3210 |